邮箱:ladd_u@163.com
个人简历
余乐,副教授,betway88官网手机版人工智能学院,人工智能专业
联系方式:ladd_u@163.com
研究方向
主要研究领域:智能计算系统,神经网络芯片,大模型及其在金融领域的应用
教育经历
求学经历:
2009/03-2013/01,中国科学院大学,电子学研究所,微电子与固体电子学博士,导师:杨海钢
2006/09-2008/07,佛罗里达国际大学,电子信息学院,集成电路设计理学硕士,导师:Jason Song
2006/09-2008/07,北京航空航天大学,软件学院,集成电路设计工程硕士,导师:王丽华
2001/09-2005/07,北京航空航天大学,机械工程与自动化学院,工学学士
访学经历:
2012/10-2015/04,中国科学院电子学研究所,可编程芯片与系统研究室,博士后,合作导师:禹卫东.
2022/09-2023/08,帝国理工学院,戴森科技学院,访问学者,合作导师:Peter Cheung.
学术成果
代表性论文
(1) Le Yu, Verification and Fault Injection Platform Based on MTB Stimulus Generation Method for L2 Deep Market Quote Decoder, IEEE ACCESS, 2024
(2) Le Yu, Hardware Accelerated Design of a Dual-Mode Refocusing Algorithm for SAR Imaging Systems, SENSOR, 2023
(3) Le Yu, Timing-Driven Simulated Annealing for FPGA Placement in Neural Network Realization, ELECTRONICS, 2023
(4) Le Yu, Improving Seed-Based FPGA Packing with Indirect Connection for Realization of Neural Networks, ELECTRONICS, 2023
(5) Le Yu, Shiwei Zhang, Nansong Wu, Chongchong Yu, FPGA-based Hardware-in-the-Loop Simulation of User Selection Algorithms for Cooperative Transmission Technology over LOS Channel on Geosynchronous Satellites , IEEE ACCESS, 2022.
(6) Xing Wei, Haigang Yang, Wei Li, Zhihong Huang,Tao Yin, Le Yu, A reconfigurable 4-GS/s power-efficient floating-point FFT processor designand implementation based on single-sided binary-tree decomposition, Integration, the VLSI Journal, 66, May 2019, 164 -172.
(7) Le Yu, et. al., Design and optimization of FPGA clock network based on parametric model, Chinese Journal Of Electronics, 2017.7、45(7), 1686-1694.
(8) Le Yu, et. al., Overview: open source processor for soc-fpga, Chinese Journal Of Electronics, 2018.4,46(4), 992-1004.
(9) Le Yu, et. al., Research on soft and hard tactile sensing method based on convolutional neural network, Sensors and Microsystems, 2017.6、36(6), 35-41.
(10) Le Yu, et. al., Design of nine axis inertial sensor unit for virtual reality, Sensors and Microsystems, 2017.7, 36(7), 100-102.
(11) Le Yu, et. al., Clock network structure model and simulation analysis of multi-core system on chip,Measurement and control technology, 2017.8、36(8), 94-98.
(12) Le Yu, et. al., A method of wheat incomplete grain recognition based on hyperspectral and CNN, Journal of electronic measurement and instrument, 2017.8, 31(8)、1297-1303.
(13) Le Yu (#),et. al., A Design Methodology For Low-Leakage and Highperformance Buffer Based on Deviant Behavior of Gate Leakage, Journal of Electronics Lectronics (CHINA), 2014.01.01, 31(5): 411-415.
(14) Le Yu (#), et. al., Air-Gap-Based RF Coaxial TSV And Its Characteristic Analysis, Journal of Electronics (CHINA), 2013.01.01, 30(6): 587-598.
(15) Le Yu (#), et. al., RF-TSV DESIGN, MODELING AND APPLICATION FOR 3D MULTI-CORE COMPUTER SYSTEMS, JOURNAL OF ELECTRONICS (CHINA),2012.01.01,29(5): 431-444.
(16) Le Yu (#), et. al., Research on Modeling and Self-test / Repair Method of Silicon Through-hole Defects in 3D Integrated Circuits,Journal of Electronics and Information, 2012.9.15, (09): 2247-2253.
(17) Le Yu(#),Haigang Yang(*),Tom T. Jing,Min Xu,Robert Geer,Wei Wang,Electrical Characterization of RF TSV for 3D Multi-Core and Heterogeneous ICs,Proceedings of IEEE/ACM International Conference on Computer-Aided Design 2010,Monterey,2010.11.7-2011.11.11.
(18) Le Yu(#),Haigang Yang(*),Jia Zhang,Wei Wang,Performance Evaluation of Air-gap-Based Coaxial RF TSV for 3D NoC,2011 IEEE/IFIP 19th International Conference on VLSI and System-on-Chip,HK,2011.10.3-2011.10.7.
专利
(1) 余乐,等,基于UVM的Level-2行情解码加速电路验证激励生成方法与验证平台,CN202111370597.5
(2) 余乐,等,一种用于卷积神经网络快速卷积运算的FPGA架构, 2022-09-13, 中 国, CN202211112093.8 (专利)
(3) 余乐,等,一种基于FPGA的多卫星协同通信中用户选择系统与方法, CN202110638640.5
(4) 余乐,等,一种扫描模式SAR成像重聚焦方法,CN202111382118.1
(5) 余乐,等,一种条带模式SAR成像重聚焦方法,CN202111092557.9
(6) 余乐,等,基于多FPGA环装通信的卷积神经网络加速装置及方法,CN201810168597.9
(7) 余乐,等,一种基于CNN的食品高光谱信息分析系统与方法,CN201810260864.5
(8) 余乐,等,一种优化时序的FPGA布局布线方法, 2023-6-12, 中国, CN202310696502
(9) 余乐,等,一种用于FPGA芯片的装箱方法, 2022-09-01, 中国, CN202211066822.0
(10) 余乐,等,基于惯性传感器的四轴飞行器手势控制装置和控制方法, 2016-10-21, 中国, 201610920077.X
专著
(1) 余乐(#)(*),谢元禄,FPGA芯片架构设计与实现,电子工业出版社,55万字,2016.12.26
(2) 余乐(#)(*),刘珊珊等,深度学习之FPGA设计:核心技术与案例实战,机械工业出版社,60万字,(拟2024-2025年)
科研项目
纵向课题:
1. 辽宁省自然科学基金,矿井灾变条件下低能见度图像目标检测及并行化加速的关键技术研究,2020/05 - 2022/04,2020-KF-23-06,结题,主持,10万
2. 北京市自然科学基金,用于分子光谱非线性分析的深度卷积神经网络并行加速方法研究(4174086),2017/01 – 2018/12,10.00万元,结题,主持,10万
3. 科技部重大专项子课题,第三方影视资产汇聚与可信交易技术研究,2018/01–2020/11, 结题,参与,80万
4. 国家自然科学基金,基于TSV互连的三维FPGA架构及关键技术研究(6127119),2013/01-2016/12,结题,参与,30万
5. 国家科技重大专项,2013ZX03006004,支持卫星移动通信模式的终端基带处理芯片研发,2013/01-2015/12,结题,参与,2000万
6. 国家科技重大专项,2009ZX01034-002-004-007,嵌入式可编程逻辑阵列IP核,2009/01-2011/06,结题,参与,2000万
7. 中科院/国家外专局创新国际团队项目,片上可编程系统前沿技术研究,2008/01-2014/07,结题,参与,500万)
横向课题:
1. RISC-V+FPGA的Yolov3-tiny协同加速系统,2023,50万
2. 打印机国产主控芯片验证平台,2022,10万
3. 千万门级可编程逻辑器件IP库建模及配套软件装箱功能,2021,50万
4. 基于FPGA的金融产品交易系统,2021,15万
5. SAR成像重聚焦算法的FPGA实现,2020,50万
6. FPGA抗辐照能力评估软件开发,2020,20万
7. 基于FPGA的三维卷积神经网络软核开发,2019,15万
8. 半实物仿真数据传输系统加工与实现,2019,22.5万
9. 面向虹膜识别的嵌入式深度学习计算平台开发,2017,10万
10. 虚拟现实头盔中的人体运动捕捉系统,2016,10万
教学工作
主讲课程:智能计算系统,边缘计算,金融人工智能(建)
奖励及其他
2017年~2023年,连续多年带领本科生获得机器人竞赛,蓝桥杯,集成电路等多项比赛的一、二、三等奖。
社会兼职
担任自动化学会边缘计算委员,CCF高级会员,北京人工智能学会会员,电子学会会员。